[中报]澜起科技(688008):澜起科技2025年半年度报告

时间:2025年08月30日 22:00:34 中财网

原标题:澜起科技:澜起科技2025年半年度报告

公司代码:688008 公司简称:澜起科技 澜起科技股份有限公司 2025年半年度报告重要提示
一、本公司董事会及董事、高级管理人员保证半年度报告内容的真实性、准确性、完整性,不存在虚假记载、误导性陈述或重大遗漏,并承担个别和连带的法律责任。

二、重大风险提示
公司已在本报告中描述可能存在的相关风险,敬请查阅本报告“第三节管理层讨论与分析”之“四、风险因素”。

三、公司全体董事出席董事会会议。

四、本半年度报告未经审计。

五、公司负责人杨崇和、主管会计工作负责人苏琳及会计机构负责人(会计主管人员)苏琳声明:保证半年度报告中财务报告的真实、准确、完整。

六、董事会决议通过的本报告期利润分配预案或公积金转增股本预案公司2025年半年度利润分配方案为:拟以实施权益分派股权登记日登记的总股本扣除公司回购专用账户上已回购股份后的股份余额为基数,每10股派发现金红利2.00元(含税)。截至2025年8月29日,公司的总股本1,145,151,330股,其中回购专用账户的股数为10,452,000股,因此本次拟发放现金红利的股本基数为1,134,699,330股,以此计算合计拟派发现金红利226,939,866.00元(含税),占2025年半年度合并报表中归属于上市公司股东净利润的比例为19.58%。本次利润分配不送红股,不进行公积金转增股本。如在实施权益分派的股权登记日前公司总股本发生变动的,公司拟维持每股分配比例不变,相应调整分配总额。

经公司2024年年度股东大会审议通过《关于提请股东大会授权董事会制定2025年度中期分红的议案》,同意授权董事会制定2025年中期利润分配方案并在规定期限内实施。因此,本次利润分配方案经2025年8月29日召开的公司第三届董事会第十次会议审议通过后生效。

七、是否存在公司治理特殊安排等重要事项
□适用√不适用
八、前瞻性陈述的风险声明
√适用□不适用
(一)本报告涉及的未来经营计划、发展战略等前瞻性描述,均基于当前市场环境及公司内部评估所制定,存在因宏观经济变化、政策调整、技术迭代等不可控因素导致实际结果与预期产生重大差异的可能。该等陈述不构成公司对投资者的实质性承诺,请投资者注意识别相关风险并理性决策。

(二)本报告引用的行业数据(包括但不限于出货量统计、市场规模预测等)均来源于独立第三方研究机构。相关数据仅作为行业背景参考,既不代表公司的业务预测,也不构成对业绩达成或投资回报的任何明示或暗示保证,请投资者注意识别相关风险并理性决策。

九、是否存在被控股股东及其他关联方非经营性占用资金情况

十、是否存在违反规定决策程序对外提供担保的情况

十一、是否存在半数以上董事无法保证公司所披露半年度报告的真实性、准确性和完整性否
十二、其他
□适用√不适用
目录
第一节 释义..........................................................................................................................................5
第二节 公司简介和主要财务指标....................................................................................................11
第三节 管理层讨论与分析................................................................................................................14
第四节 公司治理、环境和社会........................................................................................................67
第五节 重要事项................................................................................................................................69
第六节 股份变动及股东情况............................................................................................................81
第七节 债券相关情况........................................................................................................................85
第八节 财务报告................................................................................................................................86

备查文件目录载有公司法定代表人、主管会计工作负责人、会计机构负责人(会计主 管人员)签名并盖章的公司半年度财务报表。
 载有公司法定代表人签字和公司盖章的半年报及摘要文件。
 报告期内在中国证监会指定网站上公开披露过的所有公司原件的正本及 公告原件。
第一节 释义
在本报告书中,除非文义另有所指,下列词语具有如下含义:

常用词语释义  
公司、本公司、澜起科技澜起科技股份有限公司
报告期2025年1月1日至2025年6月30日
元、万元、亿元人民币元、人民币万元、人民币亿元
芯片、集成电路、IC一种微型电子器件或部件,采用一定的半导体制作 工艺,把一个电路中所需的晶体管、二极管、电阻、 电容和电感等元件通过一定的布线方法连接在一 起,组合成完整的电子电路,并制作在一小块或几 小块半导体晶片或介质基片上,然后封装在一个管 壳内,成为具有所需电路功能的微型结构。IC是集 成电路(IntegratedCircuit)的英文缩写
晶圆又称Wafer、圆片、晶片,是半导体集成电路制作所 用的圆形硅晶片,在硅晶片上可加工制作各种电路 元件结构,成为有特定电性功能的集成电路产品
集成电路设计包括电路功能定义、结构设计、电路设计及仿真、 版图设计、绘制及验证,以及后续处理过程等流程 的集成电路设计过程
流片为了验证集成电路设计是否成功,必须进行流片, 即从一个电路图到一块芯片,检验每一个工艺步骤 是否可行,检验电路是否具备所需要的性能和功能。 如果流片成功,就可以大规模地制造芯片;反之, 则需找出其中的原因,并进行相应的优化设计。上 述过程一般称之为工程流片,在工程流片成功后进 行的大规模批量生产则称之为量产流片
工程样片提供给客户用来进行前期工程验证和评估的芯片
量产版本芯片通过客户评估及认证,用于量产和销售的最终版本 芯片
数据中心数据中心是一整套复杂的设施,不仅包括计算机系 统和其它与之配套的设备(例如通信和存储系统), 还包含冗余的数据通信连接、环境控制设备、监控 设备以及各种安全装置,它为互联网内容提供商、 企业、媒体和各类网站提供大规模、高质量、安全 可靠的专业化服务器托管、空间租用、网络批发带 宽等业务
时钟芯片ClockChip,是指为电子系统提供其所需的时钟脉冲 的芯片,其主要种类包括时钟发生器、去抖时钟芯 片、时钟缓冲芯片等
时钟发生器芯片ClockGenerator,是指根据参考时钟来合成多个不同 频率时钟的芯片
去抖时钟芯片JitterAttenuator,是指为其他芯片提供低抖动低噪声 的参考时钟的芯片
时钟缓冲芯片ClockBuffer,是指用于时钟脉冲复制/分配、格式转 换、电平转化等功能的芯片
实时时钟芯片Real-timeclock(RTC),大多采用精度较高的晶体 振荡器作为时钟源,可以提供精确的实时时间,或 者为电子系统提供精确的时间基准。
插损、插损预算“插损”是指信号通过某个组件(如连接器、电缆、
  滤波器等)后的功率损失,通常以分贝(dB)为单 位;“插损预算”指在设计和构建传输链路时,根 据系统要求预先分配给各组件的最大允许的插损总 和,以确保最终信号强度在可接受范围内,满足传 输标准
以太网局域网(LAN)中最主流的通信技术标准,凭借高 可靠性、可扩展性和持续演进的标准,成为有线网 络的核心技术,随着AI、物联网和自动驾驶的发展, 其在高速互联、实时控制等领域的创新将加速推进
光互连利用光信号进行数据传输的互连技术,通过采用光 纤或集成光波导替代传统铜缆,解决电互连在带宽、 传输距离和能效方面的瓶颈,是数据中心、5G通信 及云计算的核心技术
AI/人工智能ArtificialIntelligence的缩写,指利用计算机系统模 拟和扩展人类智能的技术和方法,涵盖机器学习、 深度学习、自然语言处理等,旨在实现自动化决策 和任务执行
ASICApplicationSpecificIntegratedCircuit的缩写,中文名 称为专用集成电路,是指应特定用户要求和特定电 子系统的需要而设计、制造的集成电路,与通用集 成电路相比具有体积更小、功耗更低、可靠性提高、 性能提高、保密性增强、成本降低等优点
AECActiveElectricalCable的缩写,中文称为有源线缆, 是一种内置电子元件的线缆,通过实时调整信号波 形、补偿衰减或抑制噪声等,有效提升信号的传输 距离和质量。
CPUCentralProcessingUnit的缩写,中文称为中央处理 器,是一块超大规模的集成电路,是电子产品的运 算核心和控制核心
? CXL? ComputeExpressLink的缩写,是一种开放性的互联 协议标准,该标准于2019年推出,旨在提供CPU 和专用加速器、高性能存储系统之间的高效、高速、 低延时接口,以满足资源共享、内存池化和高效运 算调度的需求
? CXL联盟? ComputeExpressLink Consortium,成立于2019年, 是一个专注于推动高速互连技术标准化的国际行业 组织,致力于制定和推广ComputeExpressLink (CXL)协议,以满足数据中心、云计算及人工智 能等领域对高效、低延迟互连的需求
CSPCloudServiceProvider的缩写,中文称为云计算服务 商,指为企业和个人提供云计算服务的第三方公司, 通过互联网按需交付计算资源、存储、网络及软件 服务
CKDClockDriver的缩写,中文名称为时钟驱动器,根据 JEDEC固态技术协会的规范,当DDR5数据速率达 到6400MT/s及以上时,台式机及笔记本电脑所使用 的内存模组,需配备一颗专用的时钟驱动器,其核 心功能是对来自CPU的高速内存时钟信号进行缓冲 处理后,输出到内存模组(如CUDIMM、CSODIMM) 上的多个内存颗粒,以确保高频率下的时序一致性
  和信号完整性
CUDIMMClockedUnbufferedDualIn-LineMemoryModule的 缩写,指搭配一颗CKD芯片的UDIMM,此类内存 模组主要应用于台式机
CSODIMMClockedSmallOutlineDualIn-LineMemoryModule 的缩写,指搭配一颗CKD芯片的SODIMM,此类 内存模组主要应用于笔记本电脑
CAMMCompressionAttachedMemoryModule的缩写,一种 新型内存模组标准,采用DDR5内存颗粒,通过优 化模组布局和使用更紧凑的连接器,实现更轻薄尺 寸、更高容量、更低功耗和更优散热性能,未来主 要用于笔记本电脑、移动工作站。
DDRDoubleDataRate的缩写,意指双倍速率,是内存模 块中用于使输出增加一倍的技术
DRAMDynamicRandomAccessMemory的缩写,中文名称 为动态随机存取存储器,是一种半导体存储器
DIMMDualInlineMemoryModule的缩写,中文名称为双列 直插内存模组,俗称“内存条”
DBDataBuffer的缩写,中文名称为数据缓冲器,用来 缓冲来自内存控制器或内存颗粒的数据信号,主要 用于服务器LRDIMM
EDSFFEnterprise&DataCenterSSDFormFactor的缩写,一 种专为企业级存储系统及数据中心设计的固态硬盘 外形规格标准,旨在提供更高密度、更优散热和更 强扩展性的存储解决方案。
FPGAFieldProgrammableGateArray的缩写,中文名称为 现场可编程逻辑门阵列,属于专用集成电路中的一 种半定制电路,是可编程的逻辑阵列,既解决了定 制电路的不足,又克服了原有可编程器件门电路数 有限的缺点
Fabless没有晶圆厂的集成电路设计企业,只从事集成电路 研发设计和销售,而将晶圆制造、封装和测试环节 分别委托给专业厂商完成,有时也代指此种商业模 式
GPUGraphicsProcessingUnit的缩写,中文名称为图形处 理器,是一种专门在个人电脑、工作站、游戏机和 一些移动设备上做图像和图形相关运算工作的微处 理器
2 IC/I3C总线一种串行接口总线,用于多个主从设备之间的低速 通信
I/O集线器(IOH)芯片 是一款应用于英特尔新一代BirchStream平台的芯 片,旨在为云计算、大数据、企业存储等应用场景 提供高集成度且灵活易用的I/O扩展解决方案
JEDECJointElectronDeviceEngineeringCouncil的缩写,即 JEDEC固态技术协会,成立于1958年,是全球微电 子产业的权威标准化机构
LPDDRLowPowerDoubleDataRate,中文含义是低功耗双 倍数据速率内存,指一种专为移动设备和功耗敏感 型应用设计的低功耗DRAM,具备较低电压和出色 的能效表现,同时保持较高的数据传输速率。
LRDIMMLoadReducedDIMM,中文名称为减载双列直插内 存模组,采用了RCD和DB套片对地址、命令、控 制信号及数据信号进行缓冲的服务器内存模组,主 要用于服务器
LPCAMMLowPowerCompressionAttachedMemoryModule的 缩写,是一种新型的内存模组标准,结合了LPDDR 内存的低功耗特性与CAMM模组的紧凑设计,旨在 为轻薄笔记本、移动工作站等设备提供高性能、低 功耗且可升级的内存解决方案
MRDIMMMultiplexedRankDIMM的缩写,中文名称为多路复 用双列直插内存模组,是一种更高带宽的服务器内 存模组,基于DDR5LRDIMM架构,MRDIMM采 用“1+10”设计方案(即搭配1颗MRCD芯片和10 颗MDB芯片),与RDIMM/LRDIMM相比, MRDIMM可以同时访问内存模组上的两个阵列,实 现双倍带宽。部分厂家将第一子代产品称为 MCRDIMM。
MRCDMultiplexedRankRegisteringClockDriver的缩写,用 于MRDIMM,与用于RDIMM/LRDIMM的RCD芯 片相比,MRCD芯片设计更为复杂、支持速率更高
MDBMultiplexed Rank Data Buffer 的缩写,用于 MRDIMM,与用于LRDIMM的DB芯片相比,MDB 芯片设计更为复杂、支持速率更高
MXCMemoryExpanderController的缩写,中文名称为内 存扩展控制器,是基于CXL协议的高带宽高容量内 存扩展模组的核心芯片,同时通过CXL接口和主机 相连,为服务器系统提供高带宽低延迟的内存访问 性能,并且支持丰富的RAS功能,MXC主要应用 于大数据、AI、云服务的内存扩展和池化
NVDIMMNon-volatileDIMM的缩写,中文名称为非易失性双 列直插内存模组,使用非易失性的flash存储介质来 保存数据,设备掉电关机后,NVDIMM模组上面的 实时数据不会丢失
NVMeSSDNon-VolatileMemoryexpressSolidStateDisk,指支 持非易失性内存主机控制器接口规范的固态硬盘
NRZNon-Return-to-Zero的缩写,中文名称为不归零编码, 是一种基础的数字信号编码方式,采用两种电平来 表示二进制1/0,逻辑0是低电平,逻辑1是高电平, 每个时钟周期可传输1bit信息
OEMOriginalEquipmentManufacturer的缩写,是指根据 客户提供的设计和规格进行生产制造的公司,OEM 厂商负责生产,由客户提供设计方案,OEM厂商通 常不参与产品的设计过程
ODMOriginalDesignManufacturer的缩写,是指同时具备 产品设计和生产制造能力的公司,ODM厂商通常拥 有独立的产品设计能力和自主知识产权,并可以根 据客户的需求对原有设计进行灵活定制
PCI-SIGPeripheral Component Interconnect Special Interest Group,成立于1991年,是一个专注于制定和管理 计算机总线标准的国际性行业联盟,其核心职责是
  推动PCI(外设组件互连)、PCI-X(PCI扩展)和 ? ? PCIExpress(PCIe)等技术的标准化与应用
? PCIePeripheralComponentInterconnectExpress的缩写, 是一种高速串行计算机扩展总线标准,可实现高速 串行点对点双通道高带宽传输。是全球应用最广泛 的高性能外设接口之一,提供了高速传输带宽的解 决方案,已经在多个领域中得到广泛采用,其中包 括云计算、服务器、存储、网络、检测仪表和消费 类电子产品等
? PCIe Retimer适用于PCIe协议的超高速时序整合芯片,主要解决 数据中心数据高速、远距离传输时,信号时序不齐、 损耗大、完整性差等问题
PCIeSwitchPCIe交换芯片,是数据中心、AI加速及存储系统的 核心互连组件,通过扩展PCIe拓扑,实现多设备高 效通信,解决主机与外围设备间的带宽瓶颈问题
PMICPowerManagementIC的缩写,中文名称为电源管理 芯片,本报告特指在DDR5内存模组上为各个器件 提供多路电源的芯片
PAM44-LevelPulseAmplitudeModulation的缩写,中文名 称为四电平脉冲幅度调制,是一种高速数字信号调 制技术,通过使用四个电压电平对数据进行编码, 实现每个符号周期传输2bit信息(如00、01、10、 11),相比NRZ技术,PAM4能在相同带宽下实现 传输速率翻倍,从而成为PCIe6.0及其他高速信号 互连的核心技术
RCDRegisteringClockDriver的缩写,中文名称为寄存时 钟驱动器,用来缓冲来自内存控制器的地址/命令/ 控制信号,用于RDIMM和LRDIMM
RDIMMRegisteredDIMM,中文名称为寄存式双列直插内存 模组,采用了RCD芯片对地址、命令、控制信号进 行缓冲的内存模组,主要应用于服务器
SPDSerialPresenceDetect的缩写,中文名称为串行检测, 本报告特指串行检测集线器,是专用于DDR5内存 模组的EEPROM(带电可擦可编写只读存储器)芯 片,用来存储内存模组的关键配置信息
SerDesSERializer(串行器)/DESerializer(解串器)的缩写, 是一种主流的时分多路复用、点对点的串行通信技 术,即在发送端将多路低速并行信号转换成高速串 行信号,经过传输媒体(光缆或铜线),最后在接 收端将高速串行信号重新转换成低速并行信号。作 为一种重要的底层技术,SerDes通常作为一些重要 协议(比如PCIe、USB、以太网等)的物理层,广 泛应用于服务器、汽车电子、通信等领域的高速互 连
SODIMMSmallOutlineDIMM,中文名称为小型双列直插内存 模组,主要应用于笔记本电脑
TSTemperatureSensor的缩写,中文名称为温度传感器。 本报告特指用来实时监测DDR5内存模组温度的传 感器
UDIMMUnbufferedDIMM,中文名称为无缓冲双列直插内存
  模组,指地址和控制信号不经缓冲器,无需做任何 时序调整的内存模组,主要应用于台式机
UALinkUltraAcceleratorLink的缩写,是由AMD、Intel、博 通、思科、谷歌、HPE、Meta和微软等八家厂商于 2024年发起设立的一项新的开放互连技术标准,旨 在为云计算和人工智能加速器提供高效、低延迟的 数据传输和计算资源共享
VMwareESXi7.0U3VMware公司开发的一款服务器虚拟化操作系统,能 够在单台物理服务器上同时运行多个虚拟机,每个 虚拟机都可以独立运行操作系统和应用程序,其对 硬件配置要求低,稳定性高,是业界领先的虚拟化 平台。
展频振荡器SpreadSpectrumOscillator,一种基于扩展频谱技术 的晶体振荡器,通过动态调制时钟频率分散电磁干 扰能量,从而降低EMI辐射并提高系统稳定性。
瑞萨电子RenesasElectronicCorporation,知名半导体企业,日 本东京证券交易所上市公司
IDTIntegratedDeviceTechnology,Inc.于2019年被瑞萨 电子收购
RambusRambusInc.,美国纳斯达克上市公司
英特尔IntelCorporation,世界知名的半导体企业,美国纳 斯达克上市公司
三星电子世界知名的半导体及电子企业
海力士世界知名的DRAM制造商
美光科技世界知名的半导体解决方案供应商
中电投控中国电子投资控股有限公司
嘉兴芯电嘉兴芯电投资合伙企业(有限合伙)
珠海融英珠海融英投资合伙企业(有限合伙)
上海临理上海临理投资合伙企业(有限合伙)
上海临丰上海临丰投资合伙企业(有限合伙)
上海临骥上海临骥投资合伙企业(有限合伙)
上海临利上海临利投资合伙企业(有限合伙)
上海临国上海临国投资合伙企业(有限合伙)
临桐建发上海临桐建发投资合伙企业(有限合伙)
上海临齐上海临齐投资合伙企业(有限合伙)
嘉兴宏越嘉兴宏越投资合伙企业(有限合伙)
嘉兴莫奈嘉兴莫奈股权投资合伙企业(有限合伙)
WLTWLTPartners,L.P.
XinyunIXinyunCapitalFundI,L.P.
XinyunXinyunCapitalFund,L.P.
XinyunIIIXinyunCapitalFundIII,L.P.
IntelCapitalIntelCapitalCorporation
《证券法》《中华人民共和国证券法》
《公司法》《中华人民共和国公司法》
《公司章程》澜起科技股份有限公司章程》
弗若斯特沙利文弗若斯特沙利文(北京)咨询有限公司上海分公司, 是一家于1961年在纽约成立的独立全球咨询公司, 提供行业研究及市场策略
香港联交所香港联合交易所有限公司,为香港交易及结算所有 限公司的全资附属公司
第二节 公司简介和主要财务指标
一、公司基本情况

公司的中文名称澜起科技股份有限公司
公司的中文简称澜起科技
公司的外文名称MontageTechnologyCo.,Ltd
公司的外文名称缩写MontageTechnology
公司的法定代表人杨崇和
公司注册地址上海市徐汇区漕宝路181号1幢15层
公司注册地址的历史变更情况2021年度,公司注册地址发生变更,变更前注册地址 为:上海市徐汇区宜山路900号1幢A6;变更后注册 地址为:上海市徐汇区漕宝路181号1幢15层
公司办公地址上海市徐汇区漕宝路181号和光天地16层
公司办公地址的邮政编码200233
公司网址https://www.montage-tech.com/cn
电子信箱[email protected]
报告期内变更情况查询索引-
二、联系人和联系方式

 董事会秘书(信息披露境内代表)证券事务代表
姓名傅晓孔旭
联系地址上海市徐汇区漕宝路181号和光天 地16层上海市徐汇区漕宝路181号和光 天地16层
电话021-54679039021-54679039
传真021-54263132021-54263132
电子信箱[email protected][email protected]
三、信息披露及备置地点变更情况简介

公司选定的信息披露报纸名称上海证券报(www.cnstock.com)、证券时报(www.stcn.com) 中国证券报(www.cs.com.cn)
登载半年度报告的网站地址http://www.sse.com.cn
公司半年度报告备置地点上海市徐汇区漕宝路181号和光天地16层
报告期内变更情况查询索引-
四、公司股票/存托凭证简况
(一)公司股票简况
√适用□不适用

公司股票简况    
股票种类股票上市交易所 及板块股票简称股票代码变更前股票简称
A股上海证券交易所 科创板澜起科技688008/
(二)公司存托凭证简况
□适用√不适用
五、其他有关资料
□适用√不适用
六、公司主要会计数据和财务指标
(一)主要会计数据
单位:元 币种:人民币

主要会计数据本报告期 (1-6月)上年同期本报告期比上年 同期增减(%)
营业收入2,633,456,481.081,664,977,789.2158.17
利润总额1,186,185,831.26639,685,402.3585.43
归属于上市公司股东的净利润1,159,070,379.72593,154,006.1395.41
归属于上市公司股东的扣除非 经常性损益的净利润1,091,385,758.70544,275,277.38100.52
经营活动产生的现金流量净额1,058,689,019.33819,502,483.4629.19
 本报告期末上年度末本报告期末比上 年度末增减(%)
归属于上市公司股东的净资产12,113,976,233.7311,403,438,067.086.23
总资产12,878,881,021.5912,218,911,386.385.40
(二)主要财务指标

主要财务指标本报告期 (1-6月)上年同期本报告期比上年 同期增减(%)
基本每股收益(元/股)1.020.5296.15
稀释每股收益(元/股)1.020.5296.15
扣除非经常性损益后的基本每股收 益(元/股)0.960.48100.00
加权平均净资产收益率(%)9.705.73增加3.97个百分点
扣除非经常性损益后的加权平均净 资产收益率(%)9.145.26增加3.88个百分点
研发投入占营业收入的比例(%)13.5622.03减少8.47个百分点
公司主要会计数据和财务指标的说明
√适用□不适用
2025年上半年,公司积极把握AI产业趋势带来的行业机遇,持续加大技术创新和市场拓展,实现经营业绩显著成长。2025年上半年,公司实现营业收入26.33亿元,较上年同期增长58.17%,其中互连类芯片产品线实现销售收入24.61亿元,较上年同期增长61.00%,毛利率为64.34%,较上年同期提升1.91个百分点;实现归属于母公司所有者的净利润11.59亿元,较上年同期增长95.41%;实现归属于母公司所有者的扣除非经常性损益的净利润10.91亿元,较上年同期增长100.52%;经营活动产生的现金流量净额为10.59亿元,较上年同期提升29.19%。公司2025年上半年经营业绩大幅增长的主要原因包括:(1)受益于AI产业趋势,行业需求旺盛,公司的DDR5内存接口及模组配套芯片出货量显著增长,且第二子代和第三子代RCD芯片出货占比增加,推动公司内存接口及模组配套芯片销售收入大幅增长;(2)公司三款高性能运力芯片(PCIeRetimer、MRCD/MDB及CKD)合计销售收入2.94亿元,较上年同期大幅增长;(3)随着DDR5内存接口芯片及高性能运力芯片销售收入占比增加,公司整体毛利率提升至60.44%,较上年同期增长2.66个百分点。

2025年第二季度,公司实现营业收入14.11亿元,同比增长52.12%,环比增长15.47%;实现归属于母公司所有者的净利润6.34亿元,同比增长71.40%,环比增长20.64%;实现归属于母公司所有者的扣除非经常性损益的净利润5.89亿元,同比增长81.37%,环比增长17.15%。互连类芯片产品线销售收入13.21亿元,同比增长58.56%,环比增长16.00%。

2025年第二季度,公司营业收入、互连类芯片销售收入、归属于母公司所有者的净利润、归属于母公司所有者的扣除非经常性损益的净利润均再创公司单季度历史新高,其中:互连类芯片销售收入、归属于母公司所有者的净利润、归属于母公司所有者的扣除非经常性损益的净利润实现连续九个季度环比增长。

七、境内外会计准则下会计数据差异
□适用√不适用
八、非经常性损益项目和金额
√适用□不适用
单位:元 币种:人民币

非经常性损益项目金额附注(如适用)
非流动性资产处置损益,包括已计提资产减值 准备的冲销部分-765,561.61第八节七、75
计入当期损益的政府补助,但与公司正常经营 业务密切相关、符合国家政策规定、按照确定 的标准享有、对公司损益产生持续影响的政府 补助除外58,929,162.68第八节七、67
除同公司正常经营业务相关的有效套期保值业 务外,非金融企业持有金融资产和金融负债产 生的公允价值变动损益以及处置金融资产和金 融负债产生的损益2,268,961.84第八节七、68、70
委托他人投资或管理资产的损益863,417.03第八节七、68
除上述各项之外的其他营业外收入和支出-16,517.98第八节七、74、75
其他符合非经常性损益定义的损益项目19,805,881.72主要为结构性存款收益
减:所得税影响额13,196,722.09 
少数股东权益影响额(税后)204,000.57 
合计67,684,621.02 
对公司将《公开发行证券的公司信息披露解释性公告第1号——非经常性损益》未列举的项目认定为非经常性损益项目且金额重大的,以及将《公开发行证券的公司信息披露解释性公告第1号——非经常性损益》中列举的非经常性损益项目界定为经常性损益的项目,应说明原因□适用√不适用
九、存在股权激励、员工持股计划的公司可选择披露扣除股份支付影响后的净利润√适用□不适用
单位:元 币种:人民币

主要会计数据本报告期 (1-6月)上年同期本期比上年同期 增减(%)
扣除股份支付影响后的净利润1,332,889,062.72614,970,013.05116.74
十、非企业会计准则业绩指标说明
√适用□不适用
单位:元 币种:人民币

 本期数上期数
会计指标:归属于上市公司股东的净利润1,159,070,379.72593,154,006.13
调整项目:股权支付费用(税后)173,818,683.0021,816,006.92
非企业会计准则财务指标:归属于上市公司 股东的净利润1,332,889,062.72614,970,013.05
选取该非企业会计准则财务指标的原因
上述股份支付费用指因公司股权激励而产生的费用,包括以权益结算的股份支付费用(第二类限制性股票)以及以现金结算的股份支付费用(股票增值权)。公司选取剔除股份支付费用影响后的归属于上市公司股东的净利润作为非企业会计准则业绩指标,主要基于以下考虑:(1)股份支付费用可能因行权条件、估值模型变化产生波动,其本质属于管理工具而非经营结果,通过剔除这类费用,能够更客观地反映公司的实际经营成果,有助于投资者更准确地评估公司的核心业务盈利能力和经营效率,以进行横向比较同行业公司业绩表现,及纵向分析公司不同期间的经营成果;(2)以权益结算的股份支付费用是一种非现金性费用,不会导致公司实际的现金流出,虽然按照企业会计准则须在一定期限内进行摊销,但该费用并不直接影响公司的经营性现金流状况;(3)2024年公司首次实施针对核心高管的股票增值权计划,报告期内产生以现金结算的股份支付费用,该费用需在每个资产负债表日按公允价值重新计量,故受二级市场股票价格波动影响,可能导致该费用波动与公司主营业务经营趋势不一致,因此剔除该费用影响,有利于还原公司主营业务盈利情况,为投资者评估公司的长期发展态势提供更可靠的数据支持。

选取的非企业会计准则财务指标或调整项目较上一年度发生变化的说明□适用√不适用
该非企业会计准则财务指标本期增减变化的原因
2025年上半年,剔除股份支付费用后的归属于上市公司股东的净利润为13.33亿元,较上年同期增长116.74%,主要原因为报告期内公司经营业绩增长,推动归属于上市公司股东的净利润较上年同期增长95.41%,同时报告期内股份支付费用较上年同期大幅增长。

第三节 管理层讨论与分析
一、报告期内公司所属行业及主营业务情况说明
(一)所处行业情况
1. 行业的发展阶段、基本特点、主要技术门槛
公司是一家集成电路设计企业,集成电路行业作为全球信息产业的基础,是世界电子信息技术创新的基石。集成电路行业派生出诸如PC、互联网、智能手机、云计算、大数据、人工智能等诸多具有划时代意义的创新应用,成为现代日常生活中必不可少的组成部分。移动互联时代后,云计算、AI计算、智能汽车等应用领域的快速发展和技术迭代,正推动集成电路产业进入新的成长周期。

公司的内存接口及模组配套芯片、PCIeRetimer芯片、MXC芯片、CKD芯片等属于高速互连芯片领域。高速互连芯片是支撑数据中心、服务器及计算机实现高速数据交互的必备芯片,主要解决智能算力系统持续升级背景下各类数据传输的瓶颈。高速互连芯片适配多种标准化通信协议,通过信号处理、架构优化等方式,保障数据在各系统间高效、可靠传输。

按技术类别区分,高速互连芯片主要分为三大类:内存互连芯片、PCIe/CXL互连芯片和以太网及光互连芯片等。其中,内存互连芯片包括内存接口及模组配套芯片,主要用于提升内存数据访问的速度及可靠性;PCIe/CXL互连芯片包括PCIeRetimer、PCIeSwitch、CXLMXC、CXLSwitch等芯片,主要用于数据中心和服务器单机多卡连接、内存池化、内存扩展等;以太网及光互连芯片包括EthernetRetimer/Switch、oDSP、NIC、硅光芯片等,主要用于数据中心集群组网等长距离、高带宽的互连方案。

(1)全球服务器及PC市场行业情况
高速互连芯片以服务器领域为主要应用场景,在PC领域亦有部份应用。

AI服务器对高速互连的需求与日俱增,成为驱动高速互连芯片市场扩容的关键动力。根据行业相关数据,全球AI服务器出货量从2020年的50万台激增至2024年的200万台,年均复合增长率为45.2%;展望未来,其出货量将进一步从2025年的250万台增长至2030年的650万台,年均复合增长率为21.2%。AI服务器需求的增长主要由大模型训练、推理等需求驱动,多芯片集群架构需高带宽、低延时互连支撑海量数据交互,直接拉动PCIe/CXL互连芯片、以太网及光互连芯片的需求,同时推动对更大容量及更高带宽系统主内存的需求。随着AI服务器向“多卡互连+高速协议”架构升级,支持PCIe6.0、CXL3.0等新一代标准的高速互连芯片需求将持续攀升。

通用服务器市场需求较为平稳,但同时也需要高速互连芯片来提升数据访问稳定性,其增速虽不及AI服务器,仍是相关市场的重要支撑。

图:全球服务器出货量,按服务器类型(AI、通用)拆分
1
资料来源:弗若斯特沙利文
全球PC出货量总体呈平稳增长趋势,2024年出货量为2.59亿台,未来预计出货量将从2025年的2.63亿台增长至2030年的2.98亿台,年均复合增长率2.5%。

(2)内存模组行业情况
内存模组是计算机架构的核心组成部分之一,主要作为CPU与硬盘的数据中转站,用于临时存储数据,其存储和读取速度远高于硬盘。根据应用领域不同,内存模组可分为以下几类:①服务器内存模组,目前主要包括RDIMM和LRDIMM等类型,随着服务器数据存储和处理负载的不断增加,对服务器内存模组的稳定性、纠错能力以及低功耗的要求也日益提高;②普通台式机、笔记本内存模组,主要类型为UDIMM、SODIMM等。全球DRAM市场中,90%左右的市场份额由三星电子、海力士及美光科技占据,这三家公司也是公司内存接口芯片及内存模组配套芯片的主要下游客户。

内存模组的发展遵循清晰的技术升级路径,相关标准由JEDEC组织定义,涵盖内存模组的组成构件、性能指标和具体参数等。近年来,服务器内存模组行业正经历从DDR4世代向DDR5世代的切换,目前DDR5第一、第二、第三子代内存产品已实现量产,JEDEC已完成DDR5第四子代产品标准制定,并正在推进第五、第六子代产品标准的制定。为满足传输速率提升及新的产业1
本半年度报告引用了来自弗若斯特沙利文的多项行业数据,均来自于弗若斯特沙利文为公司拟发行H股股票并在香港联交所上市的招股章程编制的独立市场研究报告,相关详情请参阅公司于香港联交所网站披露的招股章程(链接:https://www1.hkexnews.hk/app/sehk/2025/107546/documents/sehk25071101003.pdf)。相关数据仅作为行业
背景参考,既不代表公司的业务预测,也不构成对业绩达成或投资回报的任何明示或暗示保证,请投资者注意识需求,JEDEC还陆续定义了多种新型内存模组架构,例如用于服务器的MRDIMM,以及用于台 式机/笔记本电脑的CUDIMM、CSODIMM、CAMM、LPCAMM等。目前,JEDEC正在开展对 DDR6相关标准的讨论。 内存模组与CPU是计算机的两个核心部件,是计算机生态系统的重要组成部分。随着支持更 高速率DDR5的CPU的持续迭代,DDR5内存模组的渗透率将提升,同时其子代的更新迭代也将 持续推进。 根据弗若斯特沙利文的数据,2020年至2024年,服务器内存模组出货量从1.58亿根增长至 1.7亿根;到2030年预计将攀升至3.07亿根,2025年至2030年间的年均复合增长率约为10.8%, 呈现良好增长态势。从市场结构上看,服务器内存模组正加速向DDR5世代迈进:DDR5从2021 年开始在下游应用,到2024年渗透率已超过50%,预计在2025年将超过85%。同时,DDR6内 存模组有望在2029年前后实现商业化应用,为市场注入新的增长动力。 驱动服务器内存模组需求量增长的核心因素,在于全球服务器出货量的增长,以及单台服务 器内存模组配置数量的增加。AI服务器的崛起,进一步推动了市场需求。由于AI服务器对内存 容量的需求显著增加,须配置更多的内存模组,通常一台主流AI服务器配置的内存模组数量是通 用服务器的2倍左右,因此,随着AI技术在各行业的广泛应用,AI服务器渗透率持续提升,将 直接推动服务器内存模组整体需求增速高于服务器增速,进而为内存互连芯片市场带来广阔的发 展空间。图:全球服务器内存模组出货量
资料来源:弗若斯特沙利文
(3)内存互连芯片行业情况
内存互连芯片包括内存接口芯片、内存模组配套芯片等。内存接口芯片是服务器内存模组的核心逻辑器件,其主要作用是提升内存数据访问的速度及稳定性,满足服务器CPU对内存模组日益增长的高性能及大容量需求。

内存接口芯片的发展演变情况如下:

内存接口 芯片世代技术特点主要厂商研发时间跨度
DDR2最低可支持1.5V工作电 压T(I德州仪器)、英特尔、西门子、Inphi、 澜起科技、IDT等2004年-2008年
DDR3最低可支持1.25V工作电 压,最高可支持 1866MT/s的运行速率Inphi、IDT、澜起科技、Rambus、TI (德州仪器)等2008年-2014年
DDR4最低可支持1.2V工作电 压,最高可支持 3200MT/s的运行速率澜起科技、IDT、Rambus2013年-2017年
DDR5最低可支持1.1V工作电 压,RDIMM预计可实现 9200MT/s的运行速率; MRDIMM预计可实现 14000MT/s的运行速率澜起科技、瑞萨电子(原IDT)、Rambus2017年至今
从2016年开始,DDR4技术进入成熟期并成为内存市场的主流技术。为了实现更高的传输速率和支持更大的内存容量,JEDEC进一步完善了DDR4内存接口芯片的技术规格,增加了多种功能以支持更高速率和更大容量的内存。在DDR4世代一共有四个子代产品,每一子代内存接口芯片的最高传输速率不断提升,其中最后一个子代产品支持的最高传输速率达到3200MT/s。随着DDR5内存技术的成熟和商用,DDR5已经取代DDR4成为市场主流产品。相比DDR4最后一个子代产品,DDR5内存接口芯片采用了更低的工作电压(1.1V),并在传输效率和可靠性上进一步提升。根据JEDEC公布的信息,DDR5内存接口芯片已经规划了六个子代,前五个子代产品支持速率分别是4800MT/s、5600MT/s、6400MT/s、7200MT/s、8000MT/s,最后一个子代支持速率预计将达到9200MT/s。通过持续的技术创新,以实现更高的传输速率和支持更大的内存容量,将是内存接口芯片行业未来发展的趋势和动力。

在DDR5世代,根据JEDEC定义,服务器内存模组除了需要内存接口芯片之外,还需要配置三种配套芯片:一颗SPD芯片、一颗PMIC芯片和两颗TS芯片;普通台式机和笔记本电脑的内存模组(UDIMM、SODIMM)则需要配置两种配套芯片:一颗SPD芯片和一颗PMIC芯片。

随着技术的发展,内存互连领域衍生出新的接口芯片种类,包括用于服务器新型高带宽内存模组MRDIMM的MRCD/MDB芯片,以及用于PC端内存模组的CKD芯片:
在服务器端,随着人工智能和大数据分析等应用快速发展,处理器内核数量日益增多,对内存带宽的需求急剧增长,JEDEC制定了新型高带宽内存模组多路复用双列直插内存模组MRDIMM(MultiplexedRankDIMM)的相关技术标准。根据JEDEC公布的信息,DDR5MRDIMM通过创新设计提高了数据传输速率和整体系统性能。多路复用允许将多个数据信号组合并通过单 个通道传输,从而在不增加额外物理连接的情况下提升带宽,实现无缝带宽升级,使数据速率超 过同期的DDR5RDIMM。其特性包括:①平台与RDIMM兼容,提供灵活的用户带宽配置;② 采用标准的DDR5DIMM组件(包括DRAM、外形尺寸、引脚分布、SPD、PMIC和TS),便于推 广;③利用RCD/DB逻辑处理能力实现高效的I/O扩展;④借助现有的LRDIMM生态系统进行 设计和测试。MRDIMM未来将持续迭代升级,第一子代MRDIMM支持8800MT/s速率,第二子 代MRDIMM支持12800MT/s速率,正在定义的第三子代MRDIMM支持的速率预计实现 14000MT/s。MRDIMM需要搭配1颗MRCD和10颗MDB芯片,其设计复杂度和速率要求高于 普通的RCD和DB芯片。 在PC端,随着DDR5传输速率持续提升,到DDR5中期,原本无需信号缓冲的UDIMM、 SODIMM(主要用于台式机和笔记本电脑),将需要配备一颗CKD芯片,对内存模组的时钟信 号进行缓冲和重新驱动,从而提高时钟信号的完整性和可靠性。JEDEC已制定了CUDIMM和 CSODIMM内存模组相关标准,包括CKD芯片标准,将应用于支持6400MT/s及以上内存速率的 台式机和笔记本电脑。图:内存互连芯片在不同类型的内存模组中的应用及配比数量
附注: (1)UDIMM(UnbufferedDualIn-lineMemoryModule):无缓冲双列直插内存模块;(2)CUDIMM(ClockedUnbufferedDual
In-lineMemoryModule):时钟无缓冲双列直插内存模块;(3)SODIMM(SmallOutlineDualIn-lineMemoryModule):小型双
列直插内存模块;(4)CSODIMM(ClockedSmallOutlineDualIn-lineMemoryModule):时钟小型双列直插内存模块;(5)CAMM(CompressionAttachedMemoryModule):压缩附加内存模块;(6)LPCAMM(LowPowerCompressionAttachedMemoryModule):低功耗压缩附加内存模块。

根据弗若斯特沙利文的数据,内存互连芯片市场规模从2020年的7.68亿美元增长至2024年的11.68亿美元,预计未来将进一步从2025年的15.79亿美元增长至2030年的50.05亿美元,期间年均复合增长率高达25.9%。2024年,中国占全球市场20%的份额,预计到2030年将占约 30%。图:全球内存互连芯片市场规模
资料来源:弗若斯特沙利文
(4)PCIe互连行业情况
PCIe协议是一种高速串行计算机扩展总线标准,自2003年诞生以来,其互连技术在近几年发展迅猛,传输速率基本每3-4年翻倍增长,并保持良好的向后兼容特性。从PCIe4.0到PCIe5.0,传输速率已从16GT/s提升至32GT/s;到PCIe6.0和PCIe7.0,传输速率将进一步提升至64GT/s和128GT/s。凭借强大的生态系统,平台厂商、芯片厂商、终端设备厂商和测试设备厂商深度合作,PCIe已成为主流互连接口,全面覆盖了PC机、服务器、存储系统等各种计算平台,广泛服务于云计算、企业级计算、人工智能和物联网等应用场景。

1 PCIeRetimer芯片
PCIeRetimer芯片是在PCIe协议升级迭代背景下应运而生的,它主要解决数据中心和服务器在通过PCIe协议进行高速、远距离传输时,面临的信号时序不齐、损耗大、完整性差等问题。

随着应用的快速发展,PCIe协议持续迭代更新,传输速率不断翻倍,但服务器的物理尺寸受限于工业标准,变化不大。这导致整个链路的插损预算从PCIe3.0时代的22dB增加到PCIe4.0时代的28dB,并进一步增长到PCIe5.0时代的36dB。业界亟待解决PCIe信号链路的插损问题,以提高信号传输距离。

一种解决方案是选用低损PCB,但其成本高昂且难以有效覆盖多连接器应用场景;另一种解定时技术,Retimer芯片能够补偿信道损耗并消除抖动影响,从而提升PCIe信号的完整性,增加高速信号的有效传输距离。相较于其他技术解决方案,Retimer芯片在性能、标准化和生态系统支持等方面具有明显优势,可用于CPU与高速外设(如GPU、AI芯片、SSD卡及网卡等)的互连,适应多连接器应用场景,未来还可以根据系统配置灵活切换至PCIe或CXL模式,更受用户青睐。

因此,随着传输速率从PCIe4.0的16GT/s翻倍至PCIe5.0的32GT/s,Retimer芯片的技术优势愈发显著。根据行业发展趋势,到PCIe5.0时代,PCIeRetimer芯片已成为行业主流解决方案。

近两年,随着AI服务器需求快速增长,PCIeRetimer芯片已成为AI服务器中的关键部件,其市场规模也随之迅速扩大。

2 PCIeSwitch芯片
PCIeSwitch芯片是一种用于扩展和连接多个PCIe设备的关键组件,可以将有限的PCIe通道分配给更多设备,同时优化带宽分配。

PCIeSwitch芯片是用于实现高速、低延迟的设备互连的关键组件,其主要功能为:a.扩展接口:可增加PCIExpress接口数量,让更多设备通过PCIe总线高速通信。如服务器中,当CPU的PCIe通道不足时,PCIeSwitch芯片可连接多个设备,例如SSD、网卡、GPU等;b.数据转发:在点到点(P2P)工作模式下,为连接的多个设备进行数据转发,将多个PCIe通道连接到芯片上,实现设备高速连接;c.实现分区功能:相当于以太网Switch里的虚拟局域网(Vlan),可将多台机器连接到同一片PCIeSwitch,并进行分区配置,把某些端点设备分配给特定服务器,实现统一管理和灵活分配,避免多个操作系统枚举同一堆PCIe总线内的角色时出现访问地址冲突;d.支持NTB(Non-TransparentBridge)技术:通过地址翻译实现不同分区或系统中的设备通信。例如传统存储系统中的多个控制器,可利用NTB技术通过PCIe链路直接通信,实现数据和控制信息的同步。

PCIeSwitch芯片可以突破主机有限PCIe接口的制约,实现更多设备的高密度PCIe互连,显著提升系统扩展性和资源利用率,在数据中心、云计算、存储系统、网络设备中有广泛的应用,尤其适用于对带宽和延迟敏感的场景。比如在数据中心和云计算中,PCIeSwitch芯片可以连接多块GPU/AI加速卡进行并行计算,也可以构建GPU/AI加速卡集群进行超大规模计算;在存储系统中,PCIeSwitch芯片可以连接大量NVMeSSD,构建高速存储池;在网络设备中,PCIeSwitch芯片可以连接多块100G/400G网卡,管理高速端口的数据转发。

AI服务器的快速增长显著拉动了PCIeRetimer芯片和PCIeSwitch芯片的需求。以一台主流8卡GPU服务器为例,通常需配备2至4个PCIeSwitch实现拓扑扩展,同时需要8至16个Retimer,以延长CPU与外设间的有效传输距离。目前,根据部分国内8卡GPU服务器的方案,需要24个Retimer芯片。因此,PCIe互连芯片已成为AI服务器中不可或缺的核心器件,其需求量与AI服务器出货量呈正相关。

根据弗若斯特沙利文的数据,PCIe互连芯片市场规模从2022年的4.69亿美元快速增长至2024 年的22.89亿美元。行业预测显示,未来该市场将持续高速增长,预计2030年市场规模将达到77.61 亿美元,2025至2030年间的年复合增长率高达20.1%。2024年,中国占全球市场25%以上的份 额,预计到2030年将占30%以上。图:全球PCIe互连芯片市场规模
资料来源:弗若斯特沙利文
(5)CXL互连行业情况
作为一种新兴的高速互连技术,CXL自推出以来就备受业界关注。随着人工智能、云计算等领域的高速发展,内存扩展、内存池化等CXL技术的典型应用正在受到越来越多厂商的积极部署,以打破内存瓶颈。

近年来,CXL技术在数据中心和人工智能领域展现出巨大的应用潜力。在数据中心领域,CXL技术通过高带宽、低延迟的特性,将不同的计算和存储资源进行互连,形成庞大的资源池,可以显著提升数据处理和分析效率,满足现代数据中心对大规模数据处理和分析的需求。在人工智能领域,CXL技术通过支持GPU和FPGA等加速器与主处理器的高效协作,可显著提升AI模型训练和推理的速度,实现低延迟、高速的数据传输,从而大幅提高计算效率;同时CXL技术支持内存扩展和内存共享,为AI应用提供更大的内存空间和更灵活的资源分配方式。根据相关服务器厂商测评,CXL内存池化方案在AI推理、向量数据库和内存数据库三个最重要的大内存应用场景中,均有卓越性能表现;CXL内存池化方案为运行更大参数AI模型提供了更高容量和性能的内存支持。

2024年以来,CXL技术的相关生态也在不断完善:(I)从主流CPU厂商来看,英特尔发布了两款支持CXL2.0协议的CPU(GraniteRapids和SierraForest),AMD发布了支持CXL2.0协议的第五代EPYC处理器,上述CPU平台能支持更多的CXL设备类型,提供更好的安全性和 可靠性,适配更多的应用场景;(II)从内存模组厂商来看,SK海力士和三星电子正在积极研发 并量产CXL兼容的内存模块,如三星电子展示了CMM-D2.0模组,并于联想一起完成了128GB CMM-DCXL内存模块的验证;(III)从服务器平台来看,CXLSwitch也开始应用于服务器平台, 支持CXL协议的数据传输,可以实现多个节点间的内存和其他设备资源的共享。未来,越来越多 的服务器CPU和GPU都将支持CXL接口,这一趋势将显著推动CXL市场的发展,尤其是在数 据中心、人工智能和云计算等领域的广泛应用。 根据弗若斯特沙利文的数据,2024年CXL互连芯片市场尚处于商业化初期,市场规模约为 430万美元,行业预测未来几年该市场将迎来爆发式增长,预计至2030年市场规模将达到17.03 亿美元,2025至2030年期间的年均复合增长率高达170.2%。2024年,中国占全球市场25%以上 的份额,预计到2030年将占30%以上。图:全球CXL互连芯片市场规模
资料来源:弗若斯特沙利文
(6)时钟芯片行业情况
时钟芯片是为电子系统提供其必要的时钟脉冲的芯片。在数字系统中,时钟脉冲是集成电路运转的节拍器,在电子系统中扮演着“心脏”的重要角色。高频/高性能数字模块的正确运行需要时钟芯片提供精准的时钟脉冲(节拍)来同步运算操作和数据传输交互。时钟脉冲的性能决定了系统是否能运行到目标速度,时钟芯片不达标有可能导致模块或设备无法运作。因此,时钟芯片提供的输出时钟需要具备极高的可靠性、宽广的输出频率范围、优良的抖动特性以及扩频功能。

目前,时钟芯片主要包括时钟发生器、去抖时钟芯片、时钟缓冲芯片和展频振荡器等产品子类。时钟发生器是根据参考时钟来合成多个不同频率时钟的芯片,它是时钟芯片的一个重要类别,是数据中心、工业控制、新能源汽车等领域的基础芯片;去抖时钟芯片是为其他芯片提供低抖动低噪声的参考时钟的芯片;时钟缓冲芯片是用于时钟脉冲复制、格式转换、电平转化等功能的芯片;展频振荡器是基于扩展频谱技术的晶体振荡器,通过调制原始时钟信号的频率分布,将能量分散到更宽的频带内,从而降低电磁干扰(EMI)峰值并提升系统稳定性。

从市场规模来看,时钟芯片是一个相对成熟、空间较大的市场。根据弗若斯特沙利文的数据,全球时钟芯片市场已进入稳定增长阶段,市场规模从2020年的17亿美元增长至2024年的22亿美元,期间年均复合增长率为5.7%。展望未来,随着AI服务器、高速通信、智能驾驶与工业边缘计算等对高精度时钟的需求持续增长,时钟芯片在系统架构中的价值量将稳步提升。预计至2030年,全球时钟芯片市场规模预计将扩大至30亿美元,2025至2030年间年均复合增长率为5.3%。根据MarketDataForecast的数据,2022年全球时钟芯片的市场规模合计为20.3亿美元,2
预计到2027年可达到30.2亿美元。

目前,高性能时钟芯片国产化程度较低,主要市场份额被少数几家海外厂商占据,国产替代空间广阔。比如单台服务器内一般需要10颗左右的时钟芯片,平均每台中高端仪器仪表使用约4颗时钟芯片。

随着AI应用的快速推动,服务器相关系统中的链接速度正在加速向PCIe5.0进行切换,从而带动高性能时钟芯片的需求。

2. 公司所处的行业地位分析及其变化情况
(1)内存互连芯片
内存接口芯片和内存模组配套芯片是JEDEC固态技术协会定义的行业标准产品。在该领域,澜起科技深耕二十年,公司拥有自主知识产权的高速、低功耗技术,可为新一代服务器平台提供完全符合JEDEC标准的高性能内存接口解决方案,是全球可提供从DDR2到DDR5内存全缓冲/半缓冲完整解决方案的主要供应商之一,产品获得市场和用户的广泛认可。

在产品标准制定方面,澜起科技是全球微电子行业标准制定机构JEDEC固态技术协会的董事会成员之一,在JEDEC下属的四个委员会及分会中安排员工担任主席或副主席职位,深度参与JEDEC相关产品的标准制定,在该领域拥有重要话语权。目前,澜起科技牵头制定DDR5RCD、MDB及CKD芯片的国际标准,并积极参与DDR5内存模组配套芯片的标准制定。

在技术实力方面,澜起科技处于国际领先水平。公司发明的DDR4全缓冲“1+9”架构被JEDEC国际标准采纳,并在DDR5世代演化为“1+10”框架,继续作为LRDIMM的国际标准,同时衍生出MRDIMM国际标准。在DDR5世代,澜起科技进一步巩固了在内存接口技术领域的领先优势:①2022年9月,公司发布业界首款DDR5第一子代CKD芯片工程样片,并于2024年4月在业界率先试产;②2024年1月和2024年第四季度,公司陆续推出DDR5第四子代、第五子代RCD芯片工程样片;③2024年公司DDR5第一子代MRCD/MDB芯片在行业规模试用,2025年1月,公司推出第二子代MRCD/MDB芯片。

在市场份额方面,澜起科技在DDR4世代逐步确立了行业领先地位,是全球可提供DDR4内存接口芯片的三家主要厂商之一,占据全球市场的重要份额。在DDR5世代,澜起科技牵头制定相关产品国际标准,并提供完整的内存接口及模组配套芯片解决方案,继续保持行业领先地位。

根据弗若斯特沙利文的数据,2024年内存互连市场整体呈现高度集中的市场格局,前三家企业合计占据93.4%的市场份额:其中,澜起科技以36.8%的市场份额,排名全球第一。

(2)PCIeRetimer芯片
PCIeRetimer芯片是适用于PCIe协议的超高速时序整合芯片,其技术实现和协议交互均需符合PCI-SIG联盟制定的标准体系。

在PCIe4.0时代,澜起科技是全球量产PCIe4.0Retimer芯片的三家厂商之一;进入PCIe5.0时代,澜起科技成为全球主要供货PCIe5.0/CXL2.0Retimer芯片的两家厂商之一。目前,澜起科技已推出了PCIe6.x/CXL3.xRetimer芯片并向客户送样,同时正在积极推进PCIe7.0Retimer芯片的研发。

作为全球领先的PCIeRetimer芯片供应商之一,澜起科技自研的PCIeSerDesIP已成功应用于PCIe5.0/CXL2.0Retimer和PCIe6.x/CXL3.xRetimer芯片中。自研IP带来了良好的整合性,使公司的产品在信道适应能力、传输时延等关键性能指标上处于行业领先水平,此外,公司的PCIeRetimer芯片还提供全方位的遥测功能,能够实现更全面的链路监控和故障诊断,为高可靠性的AI集群应用提供了坚实保障。(未完)
各版头条